![](https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEjrIxHguaNexaRXtkLmoPRHN7NbGs0Gqz5tTF-X7ScC-jVdO_io_Ajo6X3CdepzOYmAs23Bo0HWVWBxf_8RHm6KZOvfmrBm3D0DMYkYBxalGrx4xJuXfdOW0MF9uM6Z4TdZQkNo0SrgbNc/s320/H8606-DK-large.jpg)
BUS DE DIRECCIONES
Este bus se utiliza para direccionar las zonas de memoria y los dispositivos (que recordemos son tratados como si de posiciones de memoria se tratasen), de forma que, al escribir una dirección en el bus, cierto dispositivo quede activado y sea quien reciba-envíe los datos en el ciclo de bus así empezado.Es un bus triestado unidireccional, por lo que puede ponerse en alta impedancia e ignorar lo que ocurre en el exterior (al tiempo que no influir en el estado de las líneas), pero solo permite la escritura del bus. Esto último es razonable, puesto que la lectura del bus de direcciones no es de utilidad para el uP, al ser él mismo quien gestiona el direccionamiento.Este bus se compone de 32 líneas, A31 hasta A0, lo que permite direccionar 2^32 posiciones de memoria: un total de 4Gigabytes.Contrariamente a los modelos anteriores, A0 es una línea plenamente utilizada, lo que elimina la necesidad de la existencia de /UDS y /LDS.
BUS DE CONTROL
El Bus de Control tiene la tarea de marcar el estado de una instrucción dada a la PC.Gobierna el uso y acceso a las líneas de datos y de direcciones. Como estas líneas están compartidas por todos los componentes tiene que proveerse de determinados mecanismos que controlen su utilización. Las señales de control transmiten tanto ordenes como información de temporización entre los módulos del sistema.Un bus de control, es parte del bus de la computadora (la conexión física), que es utilizado por la CPU para comunicarse con otros dispositivos. El bus de control transmite comandos desde la CPU y devuelve una señal de estado desde el dispositivo.El Bus de Control es utilizado para sincronizar las actividades y transacciones con los periféricos del sistema. Algunas de estas señales, como R / W , son señales que la CPU envía para indicar que tipo de operación se espera en ese momento. Los periféricos también pueden remitir señales de control a la CPU, como son INT, RESET, BUS RQ. Las señales más importantes en el bus de control son las señales de cronómetro, que generan los intervalos de tiempo durante los cuales se realizan las operaciones. Este tipo de señales depende directamente del tipo del microprocesador.
![](https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEgLkT9zDY-GrgRXohB32M5O9QJxb7N127V2F5nUk6XVCVc2gt2-eY1oxVUdZPF-pn-c6C0YIKWxig_J_Bx4t0135HxynSFF7u_Ome8lnaGu_zL5bQHREWndyWWOavD9lnZEUtQf3d-9aMk/s320/02simm72pin-mem-l.jpg)
FPM
Siglas de Fast Page Mode, memoria en modo paginado, el diseño más comun de chips de RAM dinámica. El acceso a los bits de memoria se realiza por medio de coordenadas, fila y columna. Antes del modo paginado, era leido pulsando la fila y la columna de las líneas seleccionadas. Con el modo pagina, la fila se selecciona solo una vez para todas las columnas (bits) dentro de la fila, dando como resultado un rápido acceso. La memoria en modo paginado tambien es llamada memoria de modo Fast Page o memoria FPM, FPM RAM, FPM DRAM. El término “fast” fué añadido cuando los más nuevos chips empezaron a correr a 100 nanoseconds e incluso más.Definición y significado de FPM Articulos Relacionados -MemoriasMemorias DRAM (dynamic random access memory): los chips de DRAM están diseñados como una matriz de celdas de memoria dispuestas en filas y colum-nas. Cada celda de memoria usada para...-CeldaCelda En las aplicaciones de hojas de cálculo, una celda es cada intersección entre una fila y una columna determinada, que puede contener datos, fórmulas matemáticas, etc. ...-Memoria ExpandidaMemoria Expandida Se refiere a los modos en que el programa puede acceder hasta a 32 MB por encima de la memoria convencional. Los programas que la utilizan requieren el...-Hoja de cálculoLa Hoja de Cálculo es un programa que nos permite trabajar y operar en la máquina con datos alfanuméricos distribuidos en filas (que se referencian mediante un número) y columnas...-SIMMSIMM Siglas de Single In line Memory Module, un tipo de encapsulado consistente en una pequeña placa de circuito impreso que almacena chips de memoria, y que se inserta
![](https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEhIMiDEGwJCnRtrYHe2hGFdAnI9LsqnFcnX2ReJekU_WvHzbLeZ9idlKpchANKG1xzJs1tmf_yjbbfRcmebeEBmdLXBEm_KIMwYD92xHlq6smUnyL4mUiVR819-Psp4cOtaEdP-5lIGDHk/s320/kingston_hiperx_ddr3.jpg)
EDO
Memoria Extendida de Salida de Datos). La tecnología DRAM que abrevia el ciclo de lectura entre la memoria y la CPU. En los sistemas de computación diseñados para esta tecnología, la memoria EDO permite que la CPU obtenga acceso a la memoria a una velocidad de diez a quince por ciento más rápida que con los chips de fast-page-mode. (memoria RAM convencional).
![](https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEiAoj70K43N4u9gQXy_VdMcBDBmV_pkIUJ_NHh2sCi_JSkLiilssBh9QTKRDppVlhuHIJ7Q5vysV98oeaSRzgqNRzkD1kgqBOOcGhWEVegywDhDKnDzi1mHUpKQBYNsAngt-taQ1914CYc/s320/1gb-pc1066-non-ecc-rdram-rimm-kit-p-n-am50220-am50220.jpg)
BEDO
(Burst Extended Data Output). Es un tipo más rápido de EDO que mejora la velocidad usando un contador de dirección para las siguientes direcciones y un estado ‘pipeline’ que solapa las operaciones. Fue diseñada originalmente para soportar mayores velocidades de BUS. Al igual que la memoria SDRAM, esta memoria es capaz de transferir datos al procesador en cada ciclo de reloj, pero no de forma continuada, como la anterior, sino a ráfagas (bursts), reduciendo, aunque no suprimiendo totalmente, los tiempos de espera del procesador para escribir o leer datos de memoria. Poco extendida, compite en prestaciones con la SDRAM.
MODULO RIMM(DIREC RAMBUS)
![](https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEg3WKX8eyKN4EGBK7nwAuJCl-oyVr_Bxzh5kdxzuTh59YEPWCw0aXMsGbNaYnig9phg77-CPKIR7OyXxisp5XQeuwK0KAoA8kGgPnjzn6PdD-YASYWZOvtsbnUlbxrHcgjv4bfIkUrqgX8/s320/RIMM-Leo.jpg)
El Direct Rambus RIMM es un módulo de memoria para el PC de altas prestaciones y de nueva generación. Desarrollado junto con Intel Corporation, la tecnología Direct Rambus tiene la proporción adecuada de prestaciones/precio requerida por la velocidad de reloj de los procesadores que se van a vender para los PCs a partir de 1999.El módulo RIMM conforma el estándar DIMM, pero no es compatible pin a pin. Su arquitectura está basada en el requerimiento eléctrico del canal Direct Rambus, un bus de alta velocidad operando a una frecuencia de reloj de 400 MHz, el cual permite una transferencia de datos de 800 MHz. Un canal de dos bytes de ancho se usa para dar un pico de transferencia de datos de 1,6 Gb por segundo. El bus usa las líneas de transmisión características para mantener la alta integridad de la señal.Se pueden usar hasta tres módulos RIMM en una placa base de un PC de escritorio, como se muestra en la imagen de la derecha. Aquí el canal Rambus se extiende desde el controlador a través de cada módulo RIMM usado de una forma continua hasta que se alcanza la terminación del canal. Los módulos de continuidad de bajo costo se usan para mantener la integración del canal en sistemas que tengan menos de tres módulos RIMM.Un chip en placa SPD (Serial Presence Detect) PROM se usa para permitir la inicialización de la información al procesador del sistema en el encendido. Esta técnica asegura la compatibilidad de todos los fabricantes de RDRAM Direct Rambus que producen dispositivos DRAM de varias densidades.La creciente lista de fabricantes de Rambus que producen los módulos RIMM incluyen los más importantes fabricantes de módulos de memoria. Se planea una variante de los módulos RIMM para los PCs portátiles. La tecnología Direct Rambus también se desarrolla para servidores de gran escala, estaciones de trabajo y aplicaciones de comunicaciones.A nivel de sistema, los fabricantes de lideran la industria se han asociado en torno al Rambus para desarrollar los componentes de la infraestructura estandarizada de Direct Rambus incluyendo dispositivos de memoria RDRAM, controladores de memoria, chips de reloj y conectores.